Implementación física y verificación de un VGA diferencial con compensación de fuente para el estándar IEEE 802.15.4 en 65 nm


Estudiante: David Galante Sempere
Tutores: Francisco Javier del Pino Suárez (DIEA), Sergio Mateos Angulo (IUMA)
Fecha lectura: 24/07/2018
Lugar: Salón de Actos, Pab. A. Edificio de Electrónica y Telecomunicación
Resumen castellano:
Este trabajo presenta la implementación de un VGA totalmente diferencial de bajo consumo para el estándar IEEE 802.15.4 realizado en tecnología CMOS UMC 65nm. EL VGA diseñado se basa en la metodología gm/ID que alcanza un muy bajo consumo de potencia (334 uW). La arquitectura propuesta emplea dos etapas de amplificaicón formadas por OTAs con redes de realimentación negativa  para el ajuste de los niveles de ganancia de 0 a 43.7 dB en etapas de 3 dB. Además, se ha usado una técnica de compensación Miller-Source para mejorar el GBW y minimizar el uso de condensadores en el VGA.
Resumen inglés:
This paper presents the implementation of a low-power fully differential VGA for the IEEE 802.15.4 Std in CMOS UMC 65 nm technology. The designed VGA is based on the gm/ID methodology achieving a very low power consumption (334 uW). The proposed architecture employs two amplification stages composed by OTAs with negative feedback networks in order to adjust the gain levels from 0 to 43.7 dB in 3 dB steps. In addition, the Miller-Source Compensation technique has been used to improve the GBW product and minimize the use of capacitors in the VGA.
Tribunal:
  • Presidente: Juan Antonio Montiel Nelson
  • Secretario: José Miguel Monzón Verona
  • Vocal: José María Quinteiro González
Documentos: Resumen Póster Memoria