Estudiante: |
Karen Lyn García Suárez |
Tutores: |
Sunil Lalchand Khemchandani (DIEA), Irene Merino Fernández (IUMA), José Luis Saiz Pérez (IUMA) |
Fecha lectura: |
26/06/2024 |
Lugar: |
Aula de Tele-enseñanza, Pab. A, Edificio de Electrónica y Telecomunicación |
Resumen castellano: | El objetivo de este trabajo es el diseño de un algoritmo de beamforming digital utilizando MATLAB/Simulink. Posteriormente, el algoritmo se implementa en un Field Programming Gate Array (FPGA). Se realizará una comparación de prestaciones entre los resultados obtenidos a partir del modelo de prestaciones y los descritos en el código MATLAB. Por último, se generará el código en Lenguaje de Descripción de Hardware (HDL) mediante Simulink y se verificará mediante un banco de pruebas. A partir de este código se generará el bloque de Propiedad Intelectual (IP) necesario para su implementación en Vivado. |
---|
Resumen inglés: | The objective of this work is the design of a digital beamforming algorithm using MATLAB/Simulink. Subsequently, the algorithm is implemented on an Field Programming Gate Array (FPGA). Performance comparison between the results obtained from the performance model and those described in the MATLAB code will be conducted. Finally, the Hardware Description Language (HDL) code will be generated via Simulink and verified through a testbench. From this code, the Intelectual Property (IP) block is generated, necessary for its implementation in Vivado. |
Tribunal: |
- Presidente: Francisco Javier del Pino Suárez
- Secretario: Ernestina Martel Jordán
- Vocal: Aurelio Vega Martínez
|
Calificación: | Sobresaliente (9,0) |
Documentos: |
Resumen Póster Memoria |