Acto de Reconocimiento al Profesor Antonio Núñez Ordóñez

10 NOV 2020
  • Compartir en las redes:

El día 24 de noviembre, a las 18 horas, en la sala 26 de Abril del Rectorado, tendrá lugar un acto de reconocimiento al catedrático Antonio Núñez Ordóñez promocionado por Telefónica y Cátedra Telefónica de la ULPGC con la presencia de las autoridades académicas de la ULPGC, Dirección y profesores del IUMA y dirección de Telefónica en Canarias.

A iniciativa de Telefónica y Cátedra Telefónica de la ULPGC, el acto pretende resaltar las cualidades y contribuciones del profesor Núñez, impulsor de las enseñanzas e investigación en Tecnología de la Información y Comunicaciones y agradecer su aportación tanto a la ULPGC como a la Tecnología e Investigación hecha en Canarias con repercusión internacional.

Antonio Núñez ha sido impulsor de las enseñanzas tecnológicas en la ULPGC, pionero en la Investigación en la ULPGC, con repercusión internacional, fundador del «Laboratorio de Investigación en Microelectrónica Aplicada» (1988) de la Universidad Politécnica de Las Palmas, embrión del actual Instituto Universitario de Microelectrónica Aplicada, primer Instituto de Investigación en la ULPGC aprobado por el Gobierno de Canarias.

El acto está programado por iniciativa compartidas entre Telefónica y la ULPGC, a través de su cátedra Teléfonica, en un momento en que la tecnología está más presente que nunca en nuestras vidas. Esta relación universidad-empresa prioriza ante todo las conexiones humanas. Por ello se pone en valor a las personas que han dejado huella en el devenir de un trabajo de impacto a nivel humano, educativo, social y profesional como es el caso del Profesor Antonio Núñez.

Reseña Biográfica de Antonio Núñez Ordóñez

Antonio Núñez Ordóñez nació en Madrid en 1951. En 1974 obtuvo el título de Ingeniero de Telecomunicación en la ETSIT de la Universidad Politécnica de Madrid, en donde también obtiene el título de doctor en 1981, siendo su tutor de tesis el profesor Roberto Moreno Díaz. En 1974 entra a formar parte de la Universidad Politécnica de Las Palmas y es Catedrático de Universidad en el área de Tecnología Electrónica, por la ULPGC, desde 1988.

Durante el periodo (1974-76) trabaja también como consultor para Telefónica. Amplió estudios postdoctorales en EPFL en Lausanne en 1981 trabajando en diseño microelectrónico full custom con la nueva tecnología de circuitos CMOS, de bajo consumo, y en optimización de microcódigo para procesadores VLSI. Realizó dos estancias largas en Estados Unidos, una como científico visitante en Stanford, Palo Alto, en 1986, y otra en Purdue, West Lafayette, durante 1987 y 1988, como Invited Professor trabajando en diseño microelectrónico con electrones de alta movilidad en GaAs y otros compuestos, para dispositivos telecom y datacom de frecuencias elevadas (Gigahertzios).

Fue Secretario General de la Universidad Politécnica de Las Palmas en el periodo 1982-83 durante el mandato del Rector Francisco Rubio Royo y Secretario de la Comisión Gestora de la Universidad Politécnica de Canarias, la UPC sobre la que se edificó legalmente la ULPGC. Ha sido director del Departamento de Electrónica y fundador de la ETSIT en el curso 1989/1990 y director en sus primeros cuatro años de andadura.

En 1988 funda el Laboratorio de Investigación en Microelectrónica Aplicada, al obtenerse fondos europeos por la incorporación del laboratorio al grupo de laboratorios iniciadores del programa Eurochip, fondos del proyecto europeo PATMOS de investigación en Microelectrónica, y fondos nacionales de la Acción Especial en Microelectrónica del Programa Nacional de Microelectrónica. En 1990 funda el Centro de Microelectrónica Aplicada (CMA), con sus instalaciones del Pabellón A del Edificio de Electrónica y Telecomunicación adscrito a la ETSIT. Durante el periodo de 1990 a 1998 fue impulsor activo de la creación de Institutos Universitarios en la ULPGC. El 30 de enero de 1998 la Junta de Gobierno aprueba la creación del Instituto Universitario de Microelectrónica Aplicada (IUMA), que es ratificada por el Consejo Social en febrero y por el Consejo de Universidades el 15 de julio de 1998. Ha sido director del IUMA en los periodos 1998-2011 y 2013-19.

Cuenta con distintos premios y reconocimiento a lo largo de su carrera investigadora, entre los que se destacan: Premio ULPGC a la Excelencia Universitaria en Docencia e Investigación en 2003. Honorary Fellow, International Society for Quality Electronic Design ISQED, San José, California, USA, 2007.

Editor asociado de: – Elsevier Journal of Microprocessors and Microsystems – Elsevier Journal of Systems Architecture – Springer Journal on Embedded Systems – Springer Journal of Real Time Image Processing. Senior Member IEEE Circuits and Systems Society, Member HiPEAC, High Performance Embedded Architectures and Compilers, European Network of Excellence, 6th Framework Program for Research, Member 2004 HiPEAC2, High Performance Embedded Architecture and Compilation, European Network of Excellence, 7th Framework Program for Research, Member 2007.

Reviewer (más de 70 encargos) de las revistas científicas internacionales: – IEEE Transactions on Circuits and Systems – IEEE Transactions on Circuits and Systems on Video Technology – IEEE Transactions on VLSI – IEEE Transactions on Consumer Electronics – IEEE Journal of Solid State Circuits – Elsevier Journal of Microprocessors and Microsystems – Elsevier Journal of Microprocessing and Microprogramming – Elsevier Journal of Systems Architecture – Elsevier Journal of Signal Processing – Springer Journal of Real Time Image processing – Springer Journal on Embedded Systems Reviewer (más de 350 encargos) de muchos de los congresos nacionales e internacionales en otro lugar citados, destacando EDAC, ED&TC, DATE, DAC, ISCAS, ISSS, ISQED, EUROMICRO, PDP, DSD, PATMOS, ESSCIRC, DDECS, DCIS, SPIE Microtechnologies-VLSI Circuits and Systems Evaluador de los Premios del COIT a la mejor tesis doctoral y al mejor proyecto fin de carrera.

Ha sido también Presidente General de congresos de la especialidad en París, Viena y Moscú. Presidente del Comité de Programa en más de 20 congresos, y keynote speaker en IEEE GaAs IC Symposium, Anaheim 1995, IEE Microelectronics, Adelaide 1996, y SPIE VLSI Circuits and Systems, 2003. Miembro de más de 60 tribunales de Tesis Doctoral (nacionales e internacionales). Evaluador de diversos proyectos CICYT y Plan Nacional (>20) en el área TIC y TEC, y encargos de la Agencia Nacional de Evaluación y Prospectiva. Miembro de la Comisión Nacional de Evaluación de los Proyectos CICYT-FEDER áreas TIC y Telemática, 1997-2000. Miembro de la ponencia redactora del Plan Nacional de I+D 2000-2003, en el área TIC. Miembro de la Comisión Nacional de Seguimiento de los Proyectos de Plan Nacional, área TEC, 2006.

Ha sido miembro de innumerables organizaciones profesionales y científicas, nacionales e internacionales: Asociación Española de Informática y Automática. Asociación Española de Ingenieros de Telecomunicación. Colegio Oficial de Ingenieros de Telecomunicación. Institute of Electrical and Electronics Engineers (IEEE). Comité Español de la International Federation of Automatic Control (IFAC). European Association for Signal Processing (EURASIP). EUROMICRO, The European Association for Microelectronics and Computing. ABAKUS, ABL and KARL Users Group. DECUS-España, Sociedad de Usuarios de Digital Equipment Corporation (Vax 11/780). Colaborador científico y asesor de la revista «Mundo Electrónico». Miembro del grupo de trabajo 2 del Comité Técnico 10 de la International Federation of Information Processing (IFIP). EDA Association. Grupo de Usuarios de VHDL (España).

Ha dirigido más de 12 tesis doctorales. Ha liderado la creación de 5 CUs y de 14 TUs en Tecnología Electrónica en La ULPGC. Ha dirigido 7 proyectos europeos incluyendo empresas líderes como Philips, Thomson, STMicroelectronics, Soitec, OnSemi, IQE, Thales, Vitesse, etc, y cinco proyectos del Plan Nacional.

Sus líneas de investigación han sido: Tecnología de Dispositivos y Circuitos en Semiconductores Compuestos, en particular GaAs y GaN orientados a alta velocidad, alta potencia y alta frecuencia. Metodológica de Optimización del Diseño Electrónico desde Alto Nivel, en particular para bajo consumo y prestaciones de tiempo real. Dispositivos y Arquitecturas para Procesado de Imagen y Video, orientados a implementación SoC.